Új hozzászólás Aktív témák

  • S_x96x_S

    addikt

    Az Intel a HBM-el nyomul [1] - és a Linux integrációt is elkezdte.
    de a Consumer szegmensbe nem valószinű, hogy most az első körben lehozzák ( ".. in select Xeon Sapphire Rapids SKUs." )
    viszont az AMD-s V-cahe valószínüleg a 6900X -ben benne lehet.

    amúgy a "3D V-Cache" vs. "3D HBM" - nem pont ugyanaz a kategória.[2]
    Elméletileg a TSMC-nek is van hasonló HBM-es technológiája.
    vagyis jövőre akár az Epyc-ek / Threadripperek is kaphatnának HBM-et.
    ( a V-Cache mellé )

    --------------
    [1]
    Linux Kernel Prepares For Intel Xeon CPUs With On-Package HBM Memory
    "The patches do spell out quite clearly, "On package memory is coming (in the future)...A future Xeon processor will include in-package HBM (high bandwidth memory). The in-package HBM memory controller shares the same architecture with the regular DDR memory controller. Add the HBM memory controller devices for EDAC support."

    So far all indications are that on-package HBM memory will be found in select Xeon Sapphire Rapids SKUs."

    -----------------
    [2]
    """
    >AMD: 64MB SRAM (1-layer 3D V-Cache)
    >Intel: 64GB DRAM (8-layer 3D HBM)
    This is only true for one CCD and just one layer of SRAM. If we are talking 8 CCDs and four layers, that’s 2 GB of a very fast L3$ addition. Also: HBM runs over the IMC, while the SRAM is much closer/faster. That’s not apples to apples.
    https://twitter.com/i/lists/1228697405509554176
    ""

Új hozzászólás Aktív témák