Keresés

Új hozzászólás Aktív témák

  • kroky3

    tag

    válasz engusz #3 üzenetére

    Nem igazán könnyű a téma, ha valaki elolvassa az eredeti doksikat kb. a 10. sor után kezd keresztbe állni a szeme, :( :Y a 20. után pedig abba hagyja még mielőtt maradandó károsodást szenvedne. :DDD Annyira bonyolult.Nekem is az tartott sokáig mire sikerült úgy "lefordítani" érthető nyelvezetre, hogy lehetőleg a szakmai valósága ne szenvedjen számottevő csorbát (eltérést).

    A GTL REF kérdés az egyik leghúzósabb. Tulajdonképpen sötétben tapogatódzunk. Optimális esetben az ábrán Uo és Uu feszültségértékek között pontosan középen kellene elhelyezkedni ezt azonban nem látjuk (sajnos) Befolyásolja a VTT értéke és a proci alaplap tulajdonságai és a freki is az optimális értéket.Mint az írásban céloztam is rá ez az a feszültség ahol esetlegesen csökkentésre is szükség lehet (%-os érték) Véleményem szerint érdemes először picit felfelé, majd egy lépéssel lefelé is állítani, majd tesztelni a rendszert. Amelyik irányban magasabb fsb-n stabilabb a rendszer abban az irányban folytani.

    A 65nm >> 45nm prociknál általában minden feszültségnél kisebbek az alap és határértékek is, a csíkszélességből érzékenységből adódóan.Az írásban említett értékek a szabvány, szabadalom alapértékeire vonatkoztak. Az intel oldaláró letölhető procik datasetjében általában szerepelnek ezek az értékek. Valamint az auto ill. normál beáll. (elvileg) ezeket az alapértékeket adja a lap, innen ellenőrizhető. Egyébként megközelítőleg igaz.
    Lehet a délután folyamán még írok egy kis kiegészítő tájékoztatást a feszek beállításával kapcsolatban

    A többieknek köszi! :R

    DemonDani: Evileg az optimális érték valahol a kttő között lenne alapon
    63%>opt.<67% . Lap proci és biosfüggő is. Érdemes a bios által adott alapértékből kiindulni a fentebb leírtak szerint. :R

Új hozzászólás Aktív témák

Hirdetés