hát, érdekes szóbeszéd de konkrétum azért nem sok derült ki belőle.
A tipikus munkafolyamat legjobb tesztszimulációja a tipikus munkafolyamat. A "napi anti-corporate hsz"-ok felelőse :)
(#1) fatpingvin
hát, érdekes szóbeszéd de konkrétum azért nem sok derült ki belőle.
A tipikus munkafolyamat legjobb tesztszimulációja a tipikus munkafolyamat. A "napi anti-corporate hsz"-ok felelőse :)
> érdekes szóbeszéd
ez már "bejelentés" és nem pletyka státuszú ..
amúgy
STH: Intel IPU is an Exotic Answer to the Industry DPU
https://www.servethehome.com/intel-ipu-exotic-answer-to-industry-dpu/
Az Intel hosszú távú stratégiája lesz érdekes ..
"
That software may be more interesting than Intel’s hardware, because today hyperscalers tend to develop their own software infrastructure and mostly keep it all-but-secret. If Intel delivers an IPU-at-scale orchestration platform, it strides into competition with the likes of OpenStack and VMware.
Intel said its intention is to sell this stuff to cloud customers. Doing so would certainly give those customers good reasons to stick with Xeons, or at least keep Intel inside any Arm servers they deploy because there’ll be Chipzilla tech on an IPU hanging off every motherboard." ( forrás )
főleg mivel az új Inteles főnök ( Pat Gelsinger ) a VmWare -től jött át,
amiatt is jól ismeri a piacot ..
De ha belegyalogol a VmWare piacára - az sokaknak furcsa lesz ..
Mottó: "A verseny jó!"
a cikkből ez abszolút nem derült ki ugyanis konkrétumok nem nagyon voltak benne.
A tipikus munkafolyamat legjobb tesztszimulációja a tipikus munkafolyamat. A "napi anti-corporate hsz"-ok felelőse :)
Csak mint koncepcio:
- Gyartsunk altalanos felhasznalasu CPU-t, milyen jo lesz
-Kezdjunk feladat specifikus szerver farmokat epiteni altalanos CPU-bol
-Altalanos CPU tul lassu sokat eszik, specifikus felhasznalas eseten
-Gyartsunk specifikus hardvert a specifikus celokra.
Back to the 60's....
Amit írtam már régebben, az kéne, hogy ne csak instruction cache legyen, hanem egy olyan CPU-FPGA integráció, hogy az éppen gyakran használt eljárások (ha lehetséges, akkor) leképződnének egy integrált FPGA-ban a programok módosítása nélkül. Más kérdés, hogy biztos érdemes lenne erre is optimalizálni, de lehet, hogy sok programhoz hozzá se kéne nyúlni.
Le az elipszilonos jével, éljen a "j" !!!