Hogyan ne rontsuk el első néhány NYÁK-tervünket

Alapfogalmak Az alábbi írást azoknak ajánlom, akik kacérkodnak a tervezés gondolatával, de a kapcsolódási pontok...

Hirdetés

Részletek II.

A képrészlet egy következő projektből van, ami előzőleg már lett, de mégis később fog lenni megjelenve (siccc!). E krajcáros időutazás lehetőségét a pH! egyik szerverprocija szolgáltatta, én a részemről ánintendid kliffhengörnek minősítem. (Elnézést azoktól, akiknek ettől kiújul a PTSD-je, de a bevett zsargonból fakadóan el kell viseljenek pár ilyet, mert sok dolognak a nyákgyártásban, vagy nincs frappáns magyar neve, vagy én nem tudok róla, vagy mind a kettő egyszerre. Próbálok nem hangárnyi mennyiségű cliffhangert felhalmozni.)

A mikrokontroller alatt (balra fent, SO14) a saját rétegén már nem jutott hely GND-flekknek. Három szignál is befelé indul el, hogy elkerülhessem a felesleges VIA-kat és a GND plane szétszabdalását. Csak EMC tekintetében lehet necces olyan félvezetőknél, ahol a belső struktúrát és a pinoutot ennek figyelmen kívül hagyásával tervezték. Még modernebb FPGA-knál is bele tudunk ilyenbe futni, érdemes kicsit utánakuglizni, mielőtt belevágunk. Itt, ha jelentkezne, egyszerűen soros ellenállásokkal (10-47R) be kell lassítani annyira a jelet, hogy beférjen a limit alá.

A relatíve hosszan egymás mellett futó vezetékek közé tettem GND-tracket is. Csak párszáz MHz-es felharmonikus-tartalomig segít valamennyit az áthalláson, már 1GHz környékén is határozottan káros. A tervezés egy pontján a szignál nyomvonalán keletkezhetett hiány a GND fólián pár átkötés miatt, valószínűleg ezért raktam be anno. Ennek megszűntével ezt nem vettem ki; a szignál-integritásban bajt nem csinál, a kihozatalon meg egy leheletnyit javít. Erre a kísérő GND trackekre is illett volna stitching VIA-kat tenni kb. 15-30mm-enként, nem csak a flekkekre. : ( A két végére mindenképp tegyünk GND VIA-kat; ha erre nincs már hely, inkább töröljük le az egészet.

A cikk még nem ért véget, kérlek, lapozz!